일반적인 설계의 첫 단계는 역률 보상회로(power factor correction, PFC) 등 대규모 AC/DC 변환 차단장치를 이용하여, AC 주전원 장치로부터 공급받을 수 있는 전력을 극대화하고 다양한 역률 규제 요건을 충족하는 것입니다.
DC/DC 단면을 설계하는 방법은 여러 가지가 있습니다. 다만 전원 공급장치의 효율, 크기, 속도, 비용 개선을 추진하는 과정에서 전원 공급장치의 아키텍처가 비효율적인 대규모 중앙집중식 전원 아키텍처(centralized power architecture, CPA)에서 고효율의 소형 분산식 전원 아키텍처(distributed power architecture, DPA) 및 중간급 버스 아키텍처(intermediate bus architecture, IBA)로 발전한 것이죠.
그림 2는 3가지 유형의 설계를 보여 줍니다. CPA 아키텍처는 하나의 중앙 지점에서 모든 시스템 전압을 생성한 다음, 분산 버스를 이용하여 필요한 DC 전압(예: 12V, 5V, 3.3V)을 각각의 PCB 및 기기로 공급합니다.
반면에 DPA와 IBA는 더 높은 DC 시스템 전압(24V 또는 48V)을 필요로 합니다. 이후 부하 지점(POL) DC/DC 컨버터가 전압을 필요한 수치까지 하향 변환합니다. POL DC/DC 컨버터는 그 이름이 말해 주듯이 부하에 최대한 가까워질 수 있습니다.